Формирование аварийной сигнализации AIS

AIS формируется путем установки "1" в специальных битах мультифрейма (RAI - сигналы AIS на удаленном КОНЦе), при этом регистрируются следующие типы AIS: слишком высокий уровень битовых ошибок (BER), слишком много кодовых ошибок (CRC), потеря фреймовой синхронизации (LOF), потеря сигнала выравнивания мультифрейма (LOM), потеря входного сигнала 2048 кбит/с, потеря слога Т16. •

В рамках сети ISDN фиксируются дополнительно: потеря сигнала (LOS), потеря синхрони­зации/выравнивания фрейма (LFA), потеря сетевого питания (LOP). Сигналы AIS передаются В направлении, противоположном основному потоку (от принимающей стороны к передаю­щей).

Формирование сигнализации о статусе синхронизации

Эта сигнализация осуществляется путем формирования 4-битного кодового слова, выби­раемого производителем с учетом уже используемых A1S. Это слово полностью соответствует СЛОНу-СООбщеиию о статусе синхронизации (SSM) систем SDII, содержащемуся в байте S1 (см. Гл.9) и позволяет использовать сети PDII для передачи информации о статусе синхрони­зации сетей SDII.

Формирование поканально-связанной сигнализации типа CAS

Формирование мультифрейма, расширяет также логическое поле 16-х тайм-слотов муль­тифрейма ВТ, которое используется для CAS, где под сигнализацию каждого канала выделено

 

4 бита: а, Ь, с, d(см. таблицу ниже), причем так, что Т16 фрейма F0 содержит собственно сигнал выравнивания мулыпифрейма MFAS (0000) и последовательность sAss, где s – резервные биты, А - бит индикации аварийного состоянии на удаленном конце, а Т16-тайм-слоты фрей- мов 1-15 содержат abcd-пары для двух каналов 1 и 16, 2 и 17,..., 14 И 29, 15 и 30 каналов, где нумерация 1-15 каналов соответствует нумерации тайм-слотов Т1-Т15, а 16-30 - нумерации тайм -слотов Т17-ТЗ1.

F0,T16 F1,T16 F2,T16 ----- F15,T16
0000sAss abcd abcd abcd abcd ----- abcd abcd
  1 канал 16 канал 2 канал 17 канал ----- 15 канал 30 канал

Формирование сигнализации типа CCS

CCS также может использовать 16-ыс тайм-слоты фрейма для организации капала сигнали­зации емкостью 8-64 кбит/с, если не пользуется внешним каналом сигнализации.

Структура фреймов верхних уровней ЕС иерархии PDH

Рассмотрим структуру фреймов второго и более высоких уровней ЕС иерархии PDН. В общем случае она зависит от используемой схемы реализации процедуры стаффинга. Ниже рассмот­рены только схемы с положительным выравниванием, рекомендованные для использования на международных сетях.

На сегодня существуют два стандарта, регламентирующие структуру и параметры фрейма второго уровня Е2: общий (со схемой бит-интерливинга) - G.742 и специализированный (со схемой байт-интерливинга) - G.704, и еще один стандарт (схема бит-интерливинга) G.751, рег­ламентирующий параметры для ЕЗ и Е4.

Структура фреймов второго уровня ЕС иерархии PDH

Фрейм Е2 на основе стандарта G.742 с бит-интерливингом

Мультиплексированная структура фрейма Е2 (8448 кбит/с) использует в качестве трибов (компонентных сигналов) четыре потока Е1 в соответствии со схемой на рис.8-4. Однако при мультиплексировании применяется схема бит-интерливинга, поэтому роль тайм-слота играет не байт (как было при формировании Е1), а бит. Длина одного фрейма принята равной 848 бит (а не 4×256=1024 бит, как можно было бы предположить, используя схему формирования, ана­логичную Е1).

Структура фрейма Е2 (матрицы 4×212 бит в табл.8-4) формируется из 4 строк-наборов, ка­ждый из которых, имея одинаковую общую длину 212 бит, состоит из разных по длине инфор­мационного и управляющего молей. В отличие от Е1, в Е2 (собранном по этой схеме) не пре­дусмотрены структуры мультифреймов и субмультифреймов.

 

Таблица 8-4. Назначение бит в структуре фреймов вторичного и третичного уровней

Биты в мультиплексирующей структуре фреймов Е2 и ЕЗ
Набор ... ...
RAI S-bit Т1 Т2 ТЗ Т4 Т1 Т2 ТЗ ТА Т4 Т4
JC1 JC2 JC3 JC4 Т1 Т2 ТЗ Т4 Т1 Т2 ТЗ Т4 Т1 Т2 ТЗ Т4 Т1 Т2 ТЗ ТА Т4 Т4
JCI JC2 JC3 JC4 Т1 Т2 ТЗ Т4 TI Т2 ТЗ Т4 Т1 Т2 ТЗ Т4 Т1 Т2 ТЗ ТА Т4 Т4
JCI JC2 JC3 JC4 JB1 JB2 JB3 JB4 TI Т2 ТЗ Т4 Т1 Т2 ТЗ Т4 Т1 Т2 ТЗ ТА Т4 Т4

Управляющее поле первого набора состоит из сигнала синхронизации фрейма (1111010000

- первые 10 бит), бита сигнализации AIS на удаленном конце (RAI - 11-й бит) и резервного би­та (S-бит).

Управляющие поля 2-4-го наборов содержат одинаковые последовательности, состоящие из четырех бит управления выравниванием: JC1, JC2, JC3, JC4, формируемых для 4 мультип­лексируемых трибов.

Возможность сдвига на один бит в рамках фрейма длиной 848 бит позволяет проводить синхронизацию (выравнивание) скоростей отдельных трибов в пределах до (1/848)×8448=9,962 кбит/с.

Информационное поле наборов представлено (кроме бит JBi-набора 4) повторяющимися в результате мультиплексирования 4-битными блоками Т1-Т2-ТЗ-Т4, состоящими из бит (тайм-слотов) Т1, Т2, ТЗ, Т4.

Описанная структура фрейма используется в подавляющем большинстве систем PDH, хотя некоторые старые отечественные системы использовали схему фрейма, основанную на стан­дарте G.745.