Устройства обработки частотных и временных импульсных сигналов

Устройства обработки частотных и временных импульсных сигналов в настоящее время находят широкое применение в системах управления техническими объектами. Эти сигналы имеют частотно-импульсную и временно-импульсную модуляцию. Основными элементами устройств обработки являются всевозможные счетчики. Они выполняют функции сумматора, на которые слагаемые, представленные импульсным единичным кодом, поступают единичными приращениями. В общем случае аргументы функции могут поступать на устройство обработки единичными, разрядными приращениями и полными значениями.

Для обработки сигналов с частотной и временной импульсной модуляцией разработаны универсальные преобразователи: двоичный умножитель и двоичный делитель. С помощью этих преобразователей могут быть реализованы практически любые математические операции.

Двоичным умножителем называется устройство, реализующее функцию вида

fz = fxNy.

Принципиальная схема двоичного умножителя приведена на (рис. 15.5). Величина х, представленная импульсной последовательностью с частотой f0, поступает на вход счетчика-делителя СТ1, состоящего из триггеров DD4. На выходе каждого разряда СТ1 формируются серии импульсов с частотами f021, f022..., f02n, где nчисло разрядов в счетчиках CT1 и СТ2. На счетный вход Т-триггера DD1 счетчика-регистратора СТ2 поступает величина y, представленная импульсной последовательностью, которая формирует в нем за время T0 код Ny. Код Ny может вводиться в СТ2 и параллельно. Выходы младшего СТ2 и старшего СТ1 разрядов подключены к элементу И (DD2); аналогично и остальные разряды счетчиков подключены к соответствующим элементам И, выходы которых объединены элементом ИЛИ (DD3). Через элементы DD2 проходят импульсы, если соответствующие триггеры СТ2 находятся в состоянии «1». Подключение единичных выходов триггеров СТ1 к элементам DD2, а нулевых выходов — к триггерам старшего разряда обеспечивает несовпадение разрядных импульсов переноса на входе элемента DD3.

Число импульсов N на выходе двоичного умножителя без учета неравномерности периодов следования выходных импульсов за время T можно определить по формуле

Nz = T0(anf02n + an1f02‒(n1) + ... + a1f021) = Ny,

где a1..., anкоэффициенты, равные соответственно 0 или 1; Nyчисло в счетчике-регистраторе СТ2 в двоичном коде, сформированное за время T0.

Средняя частота следования импульсов на выходе двоичного умножителя определяется выражением

fz = f0Ny/2n или fz = fxNy,

где fx = f0/2n.

Из полученного выражения следует, что двоичный умножитель может использоваться как преобразователь двоичного кода числа Ny в частоту следования импульсов fz.

Двоичные умножители находят широкое применение в измерительной технике для построения измерительных преобразователей и устройствах обработки информации и управления. Они используются также для построения генераторов с заданным законом изменения частоты в системах регулирования. Двоичный умножитель выпускается в промышленности в виде микросхемы.

Двоичным делителем называется устройство, реализующее функцию преобразования вида

fz = f0/Ny.

Принципиальная схема двоичного делителя представлена на (рис. 15.6). В регистр RG, состоящий из D-триггеров DD1, заносится код Ny. В качестве регистра RG может использоваться счетчик. По сигналу с выхода счетчика CT, состоящего из D-триггеров DD2, обратный код определяется выражением

Ny = 2nNy,

где nчисло разрядов счетчика.

Следующий импульс на выходе появится через интервал T0 = t0Ny, где t0 = 1/f0. Двоичные делители являются преобразователями кода во временной интервал. Они могут использоваться для формирования временной задержки сигналов и в качестве фазовращателей. На двоичном двигателе, так же как и на двоичном умножителе, могут быть построены преобразователи частотакод с предельным быстродействием.