Распределители на базе счетчика-дешифратора

В простейшем случае распределителем импульсов может служить двоичный счетчик с числом устойчивых состояний, равным числу распределяемых импульсов и числу выходов m = N. Он может быть выполнен, например, по схеме

Такие распределители целесообразно применять при относительно небольшом числе выходных цепей: обычно 5-10. Во многих случаях в устройствах телеуправления и различных программных устройствах автоматики применяют распределители с несколькими десятками и сотнями выходных цепей. В этом случае распределитель, выполненный по схеме рис. 106, оказывается достаточно сложным. Так, распределитель на 100 выходных цепей будет содержать 100 триггеров (200 транзисторов). Чтобы уменьшить число затрачиваемых активных приборов (транзисторов), применяют так называемые матричные распределители.

Матричный распределитель (рис.112) в общем случае состоит из многоразрядного счетчика n => 2 и m => 2) и дешифратора (иногда матричный дешифратор называют диодной матрицей, или просто матрицей). Широкое применение находят матричные распределители, выполненные на двоичных счетчиках. Такие схемы обеспечивают практически минимальную затрату транзисторов на одну выходную цепь распределителя.

Активным называется выход счетчика, сигнал на котором (1 в прямом и 0 в инверсном коде) определяет состояние счетчика.

 

 

3. ПОРЯДОК ВЫПОЛНЕНИЯ РАБОТЫ

 

3.1.Исследование схемы распределителя тактов на базе счетчика Джонсона.

3.1.1. Разработать и собрать схему распределителя тактов в соответствии с заданным вариантом и структурой, представленной на рисунке 1, используя средства среды моделирования Altera MAX+ PLUS.

Схему и результаты моделирования (временные диаграммы работы) вывести на печать.

3.2.Исследование схемы распределителя тактов на базе последовательного (сдвигового) регистра.

3.2.1. Разработать и собрать схему распределителя тактов в соответствии с заданным вариантом и структурой, представленной на рисунке 4, используя средства среды моделирования Altera MAX+ PLUS.

Схему и результаты моделирования (временные диаграммы работы) вывести на печать.

Полученные результаты занести в отчет.

3.3.Исследование схемы распределителя тактов на базе двоичного счетчика и дешифратора.

3.3.1. Разработать и собрать схему распределителя тактов в соответствии с заданным вариантом и структурой, представленной на рисунке 6, используя средства среды моделирования Altera MAX+ PLUS .

Схему и результаты моделирования (временные диаграммы работы) вывести на печать.

Полученные результаты занести в отчет.

 

4. СОДЕРЖАНИЕ ОТЧЕТА

 

- цель работы;

- исследуемые схемы распределителей тактов;

- временные диаграммы работы схем распределителей тактов;

- выводы по работе.