Проектирование алгоритма умножения чисел
Операция умножения чисел, представленных в форме с плавающей запятой [9, 10, 14] сводится к сложению их порядков, перемножению мантисс и, при необходимости, нормализации результата. При этом может иметь место денормализация результата не более чем на один разряд вправо. Нормализация производится по правилам табл. 4.1.
При сложении порядков операндов, а также при изменении порядка результата во время нормализации мантиссы произведения может произойти переполнение сумматора порядков, которое трактуется так же, как и при выполнении операции сложения.
Одним из распространенных способов перемножения мантисс чисел с плавающей запятой (или чисел с фиксированной запятой) является умножение младшими разрядами вперед. Для того чтобы автоматически получать правильный знак результата, удобно использовать дополнительные коды.
Структурная схема алгоритма умножения чисел с плавающей запятой, представленных модифицированным дополнительным кодом, младшими разрядами вперед приведена на рис. 4.3, где введены обозначения: М1, Р1 – мантисса и порядок множимого, М2, Р2 – мантисса и порядок множителя, n – число разрядов в множителе, два из которых в модифицированном коде являются знаковыми.
Для получения произведения мантисс выполняется (n-2) одинаковых цикла (по числу цифровых разрядов множителя), каждый из которых содержит два такта:
1) к содержимому сумматора прибавляется множимое, если младший разряд множителя равен единице;
2) содержимое регистра множителя и сумматора сдвигается вправо на один разряд (сдвиг выполняется модифицированный: в левом знаковом разряде значение сохраняется).
Поскольку перемножаются дополнительные коды, для получения правильного результата при отрицательном множителе произведение должно быть скорректировано. Это объясняется тем, что отрицательный множитель В- в цифровых разрядах содержит величину (1 – В-). После выполнения (n-2) циклов на сумматоре будет получена величина
C = A × В- = А (1 – В-) = А – АВ-,
в которой истинное произведение представлено слагаемым АВ-. Следовательно, в ((n-2)+1)-м цикле к сумматору необходимо прибавить величину (-А). Далее производится округление результата путем добавления единицы к (n+1)-му разряду сумматора.
После округления выполняется сложение порядков. Примененные в алгоритме рис. 4.3 принципы нормализации мантиссы и анализа возможного переполнения сумматора порядков описаны выше.
Рис. 4.3. Схема алгоритма умножения чисел
4.4. Разработка алгоритма ускоренного умножения с обработкой
за один такт трех разрядов множителя
Получение произведения двух n-разрядных сомножителей традиционными алгоритмами, как правило, требует выполнения (n-2)+1 циклов (n-2 циклов для получения цифровой части произведения и один цикл для округления). В компьютерах, где преобладает выполнение операции умножения, целесообразно использовать ускоренные алгоритмы получения произведения чисел: с анализом групп нулей и единиц или с обработкой за один такт нескольких разрядов множителя.
Метод умножения с обработкой за один такт трех разрядов множителя является одним из самых быстрых логических методов ускорения выполнения операции умножения. Алгоритм (рис. 4.4) такого умножения чисел, представленных в форме с плавающей запятой, в данном случае будет отличаться от алгоритма, представленного в п. 4.3 только в той части, где производится умножение мантисс.
Как и любой из неускоренных алгоритмов, данный алгоритм (рис. 4.4) требует выполнения двух тактов в каждом цикле. В первом такте каждого цикла в зависимости от значений анализируемых разрядов множителя в сумматоре должна выполняться арифметическая операция в зависимости от сочетания очередной тройки разрядов (табл. 4.2). Во втором такте регистр множителя и сумматор сдвигаются на три разряда вправо. Количество выполняемых циклов равно (n-2)/3. Если в последнем цикле в знаковую пару разрядов множителя возник перенос, то нужен еще один цикл, в котором присутствует только первый такт, затем при необходимости вносится поправка в результат и производится округление.
Дальнейшие действия, связанные со сложением порядков и анализом переполнения сумматора порядков, идентичны соответствующим действиям алгоритма умножения п. 4.3.
Рис. 4.4. Схема алгоритма ускоренного умножения с анализом за один такт трех разрядов множителя
Рис. 4.4. Схема алгоритма ускоренного умножения с анализом за один такт трех разрядов множителя (окончание)
Таблица 4.2
Зависимость выполняемой операции от разрядов множителя
Разряды множителя | Перенос из предыдущей пары разрядов | Перенос в следующую пару разрядов | Выполняемая операция | ||
n-2 | n-1 | n | |||
нет операции | |||||
+ А | |||||
+ 2А | |||||
+ 3А | |||||
+ 4А | |||||
- 3А | |||||
- 2А | |||||
- А | |||||
+ А | |||||
+ 2А | |||||
+ 3А | |||||
+ 4А | |||||
- 3А | |||||
- 2А | |||||
- А | |||||
нет операции |
Проиллюстрируем примером выполнение операции ускоренного умножения чисел, представленных с плавающей запятой. Умножим младшими разрядами вперед числа А и В в дополнительных кодах методом ускоренного умножения с анализом за один такт трех разрядов множителя.
[МА]пр = 1,101101110 [PA]пр = 1,010
[МВ]пр = 1,100010111 [PВ]пр = 0,101
Так как производится операция умножения, то порядки чисел складываются.
[MA]доп = 11,010010010 = P2 [PA]доп = 11,110
[MB]доп = 11,011101001 = P1 [PB]доп = 00,101
[PС]доп = 00,011
Для выполнения ускоренного умножения нужно заранее подготовить значения 2*P2, 3*P2, 4*P2, -P2, -2*P2, -3*P2:
2P2 = 10,100100100 - P2 = 00,101101110
3P2 = 01,110110110 - 2P2 = 01,011011100
4P2 = 01,001001000 - 3P2 = 10,001001010
См = 000,000000000 0 P1 = 11,011.101.001 перенос=0
+111,010010010 0
I 1) См=См+Р2 = 111,010010010 0
2) См=См→3 = 111,111010010 0 перенос=0
+010,001001010 0
II 1) См=См-3P2= 010,000011100 0
2) См=См→3 = 000,010000011 1 перенос=1
+101,001001000 0
III 1)См=См+4Р2=101,011001011 1
2) См=См→3 = 111,101011001 0 перенос=0
+000,101101110 0
IV См=См – Р2= 000,011000111 0 – поправка (так как В<0)
+000,000000000 1 – округление
[МC]= 00,011000111
Ответ: С = 0,011000111 х 0,011, что совпадает с результатом, полученным при решении того же примера программой «Операции».