I модуль 4 страница
а)* кеш-пам’яті.
б) флеш-пам’яті.
в) зовнішньої пам’яті.
420. Скільки відбувається порівнянь ознак із старшим розрядом адреси ОЗП у рядку кеш-пам’яті з прямим відображенням?
а) 0.
б) 7.
в)* 1.
421. Скількох розрядна ознака у повністю асоціативної кеш-пам’яті ознак?
а) 4-розрядна ознака.
б)* 30-розрядна ознака.
в) 16-розрядна ознака.
422. Скількох байтовий блок записується у рядок асоціативної кеш-пам’яті даних?
а) шістнадцятибайтовий блок.
б)* чотирибайтовий блок.
в) двобайтовий блок.
423. Яка максимальна кількість порівнянь 30-розрядної адреси та ознаки асоціативної кеш-пам’яті?
а) 8К.
б) 27К.
в)* 16К.
424. З скількох груп складається множина асоціативної кеш-пам’яті даних?
а)* 8К.
б) 16К.
в) 12К.
425. У чому полягає спосіб наскрізного запису?
а)* інформація записується як у кеш-пам’ять так і в ОЗП.
б) інформація записується тільки в ОЗП.
в) інформація записується тільки в кеш-пам’ять.
426. У якому випадку спосіб зворотного запису передбачає запис в ОЗП?
а) при стиранні інформації з кеш-пам’яті.
б)* при зміні інформації в кеш-пам’яті.
в) при відімкненні кеш-пам’яті.
427.Щозабезпечує правильне розміщення даних у ОЗП?
а) зменшення енергоспоживання.
б) зменшення швидкодії.
в)* швидкодію.
428. Що дозволяє зменшити кількість невдалих звернень до кеш-пам’яті?
а) повторне звернення.
б)* необхідне вирівнювання даних.
в) зменшення швидкодії.
429.Який принцип реалізовано у стековій пам’яті?
а)* останній увійшов – перший вийшов.
б) перший увійшов – останній вийшов.
в) одночасно перший та останній увійшов.
430. Якими читаються дані записані останніми у стековій пам’яті?
а) не зчитуються.
б) останнім.
в)* першим.
431. Для чого у МПС використовується стекова пам’ять?
а)* для викликів підпрограм, оброблення переривань.
б) для звернення до зовнішньої пам’яті.
в) для створення переривань.
432. Що являє собою апаратний стек ?
а) сукупність транзисторів.
б)* сукупність регістрів.
в) сукупність мікросхем.
433. Що автоматично відбувається з умістом стека підчас запису та читання даних?
а)* автоматичне зсування.
б) автоматичне стирання.
в) автоматичне копіювання.
434. Де розміщується слово підчас запису у стек?
а) у останній вільній комірці.
б) у останньому регістрі.
в)* у першій вільній комірці.
435. У якому порядку відбувається зчитування з стеку?
а)* зворотному.
б) прямому.
в) по одному з початку та кінця.
436. Де використовується апаратний стек?
а) у флеш-пам’яті.
б) у зовнішній пам’яті.
в)* у РІС-процесорах.
437. Що містить у собі регістр Stack Pointer?
а) адресу передостанньої занятої комірки.
б)* адресу останньої занятої комірки.
в) адресу першої занятої комірки.
438. Відбувається чи ні у апаратно-програмованому стеку фізичний зсув?
а) періодично.
б) так.
в)* ні.
439. Що відбувається підчас запису у стек значення Stack Pointer?
а) залишається сталим.
б) збільшується на два.
в)* зменшується на два.
- Обмін у режимі ПДП ініціюється ПВВ і здійснюється під керуванням:
а)* контролера ПДП без участі МП;
б) контролера ПДП з МП;
в) МП без участі контролера ПДП;
г) МП з контролером ПВВ.
- До складу ВІС входять:
а) двонапрямлений 8-розрядний буфер даних Bufer of Data (BD);
б) блок керування читання/запису Read/Write Control Unit (RWCU), що забезпечує керування зовнішнім і внутрішнім передаванням даних і керувальних слів;
в) три 8-розрядні порти введення-введення (Port A, Port B, Port C) для обміну інформацією;
г)* все вище перелічене.
- Блок керування містить:
а) схему керування;
б)* схему керування та синхронізації і лічильник сканування;
в) схема аналізу стана МП;
г) схема аналізу стану ОЗП.
- У режимі синхронного приймання із внутрішньою синхронізацією УСАПП починає роботу з:
а) прийому сигналів синхронізації;
б) пошуку старт-біта;
в)* пошуку у вхідній послідовності символів синхронізації;
г) передачі сигналів синхронізації.
- Асинхронне приймання даних починається з:
а)* пошуку старт-біта, який встановлює на вході RxD напругу L-рівня;
б) пошуку старт-біта, який встановлює на вході ТxС напругу L-рівня;
в) перевірки старт-біта внутрішнім строб-імпульсом;
г) передачі старт-біта.
- Режим спеціального маскування дає змогу на деякій ділянці програми:
а) керувати запитаннями за пріоритетами;
б)* вибірково керувати запитаннями з різним пріоритетом;
в) не керувати запитаннями;
г) керувати запитаннями не враховуючи пріоритет.
- Режим спеціального маскування задається словом:
а) OCW3, при Р=1;
б)* OCW3, при ESMM=1 i SMM=1;
в) OCW3, при ESMM=0 i SMM=1;
г) OCW3, при SMS=0 i MMS=1.
- Режим опитування задається словом:
а) OCW3, при ESMM=1 i SMM=1;
б) OCW3, при Р=0;
в) OCW3, при К=1;
г)* OCW3, при Р=1.
- Циклічний режим використовує:
а)* коловий порядок призначення пріоритетів;
б) послідовний порядок призначення пріоритетів;
в) паралельний порядок призначення пріоритетів;
г) безпорядкове призначення пріоритетів.
- Арифметичний співпроцесор призначений для:
а)* підвищення продуктивності ЦП при виконанні арифметичних операцій;
б) виконанні арифметичних операцій;
в) здійснення вибірки команд;
г) зниження продуктивності ЦП при передачі арифметичних операцій;
- Блок ЦП містить:
а) 16-розрядний АЛП, два акумулятори А і В, регістр слова стану та програмно недоступні буферні регістри ЧА та ЧР;
б) 8-розрядний АЦП, два акумулятори А і В, регістр слова стану та програмно недоступні буферні регістри ЧА та ЧР;
в) 16-розрядний АЦП, два акумулятори А і С, регістр слова стану та програмно недоступні буферні регістри ЧА та ЧР;
г)* 8-розрядний АЛП, два акумулятори А і В, регістр слова стану та програмно недоступні буферні регістри ЧА та ЧР;
- Постійний запам’ятовувальний пристрій або резидентна пам'ять програм (РПП) має інформаційну ємність:
а) 2 кбайт;
б)* 4 кбайт;
в) 6 кбайт;
г) 8 кбайт.
- Послідовний порт може працювати в такому режимі:
а)* 9-розрядний універсальний синхронний приймач-передавач із фіксованою швидкістю обміну;
б) 8-розрядний універсальний синхронний приймач-передавач із змінною швидкістю обміну;
в) 8-розрядний універсальний асинхронний приймач-передавач із фіксованою швидкістю обміну;
г) 7-розрядний універсальний асинхронний приймач-передавач із фіксованою швидкістю обміну;
- Регістри Т/С0 і Т/С1 виконують функцію:
а) приймання результатів підрахування;
б) читання результатів підрахування;
в)* зберігання результатів підрахування;
г) видачу результатів підрахування.
- Система переривань призначена для:
а) реагування на зовнішні події;
б)* реагування на зовнішні та внутрішні події;
в) реагування на внутрішні події;
г) реагування на МП та ПВВ.
- Режим холостого ходу задається:
а) командою, яка встановлює біт PD в одиницю;
б) командою, яка встановлює біт GF2 в одиницю;
в) командою, яка встановлює біт GF0 в нуль;
г)* командою, яка встановлює біт IDL в одиницю.
- Режим мікриспоживання ініціюється:
а)* командою, яка встановлює біт PD в одиницю;
б) командою, яка встановлює біт GF2 в одиницю;
в) командою, яка встановлює біт IDL в одиницю;
г) командою, яка встановлює біт IDL в нуль.
- Команда MOV A, R:
а) пересилання акумулятора в регістр;
б)* пересилання даних з регістра в акумулятор;
в) пересилання в регістр байта з адресою;
г) множення акумулятора і регістра.
- Команда PUSH ad:
а)* завантаження в стек;
б) витягування зі стеку;
в) пересилання байта з адресою;
г) обмін акумулятора і байта з адресою.
- Команда XCH A, ad:
а) обмін акумулятора з регістром;
б) обмін акумулятора та комірки РПД;
в)* обмін акумулятора та байта з адресою;
г) витягування зі стеку.
- Команда ADDC A, R;
а)* додавання R з акумулятором і прапорця перенесення С;
б) додавання константи R з акумулятором;
в) додавання акумулятора і адресного байта з прапорцем С;
г) множення А на регістр R.
- Команда SUBB A, R:
а) множення А на регістр R;
б)* віднімання з акумулятора регістра і прапорця С;
в) логічна операція І регістра і А;
г) обмін акумулятора і регістра R.
- Захоплення події – це:
а) будь-яка зміна рівня сигналу на входах;
б) будь-яка зміна рівня сигналу на виходах;
в) операція витягування події з стеку;
г)* операція запису часу події в стек.
- Під режим ШІМ використовує:
а) 16-розрядний регістр захоплення/порівняння;
б)* 8-розрядний регістр захоплення/порівняння;
в) 4-розрядний регістр захоплення/порівняння;
г) 4-розрядний регістр запису/читання.
- Які події можуть бути зафіксовані в режимі захоплення події?
а)* кожного переходу рівня вхідного сигналу з нуля в одиницю;
б) кожного переходу рівня вихідного сигналу з нуля в одиницю;
в) кожного переходу рівня вихідного сигналу з одиниці в нуль;
г) кожного переходу рівня вхідного сигналу з одиниці в нуль.
- Модуль HIS може послідовно запам’ятовувати інформацію максимум про вісім подій:
а) сім записів можуть зберігатися у стеку FIFO ємністю 7х10 біт та один запис – у регістрі зберігання;
б) сім записів можуть зберігатися у стеку FIFO ємністю 7х15 біт та один запис – у регістрі зберігання;
в)* сім записів можуть зберігатися у стеку FIFO ємністю 7х20 біт та один запис – у регістрі зберігання;
г) сім записів можуть зберігатися у стеку FIFO ємністю 8х20 біт та один запис – у регістрі зберігання.
- За допомогою чого здійснюється з’єднання ПВВ із системною шиною МПС?
а) за допомогою АЦП;
б)* за допомогою ІВВ;
в) за допомогою МП;
г) за допомогою ПВВ.
- Які існують способи керування обміном?
а) програмний обмін, обмін у режимі ПДП, обмін за передаванням;
б) обмін у режимі ІВВ, програмний обмін, обмін за передаванням;
в) обмін у режимі ПВВ, програмний обмін, обмін за перериванням;
г)* програмний обмін, обмін за перериванням, обмін у режимі ПДП.
- Програмний обмін ініціюється МП і здійснюється під керуванням:
а)* МП;
б) ПВВ;
в) ПК;
г) ПДП.
- Обмін за перериванням ініціюється ПВВ і здійснюється під керуванням:
а) ПК;
б)* МП;
в) ПВВ;
г) ПДП.
- Для перетворення послідовного коду на паралельний і навпаки використовують:
а) контролер паралельного обміну;
б)* контролер послідовного коду;
в) контролер паралельно-послідовного обміну;
г) контролер ПДП.
- Призначення виводу
?
а)* запис: L-рівень сигналу дозволяє запис інформації із шини D7 – D0 у порт паралельного інтерфейсу, що адресується розрядами А0, А1;
б) запис: L-рівень сигналу дозволяє запис інформації із шини А7 – А0 у порт паралельного інтерфейсу, що адресується розрядами D0, D1;
в) запис: L-рівень сигналу дозволяє запис інформації із шини D7 – D0 у порт послідовного інтерфейсу, що адресується розрядами А0, А1;
г) запис: Н-рівень сигналу дозволяє запис інформації із шини А7 – А0 у порт паралельного інтерфейсу, що адресується розрядами D0, D1.
- У чому полягає програмування ВІС?
а) у завантаженні керувального слова режиму при А1=0, А0=0;
б) у завантаженні керувального слова режиму при А1=1, А0=0;
в)* у завантаженні керувального слова режиму при А1=1, А0=1;
г) у завантаженні керувального слова режиму при А1=1, А0=1, D0=1.
- Вивід ВІС INTR A використовують як запит переривань:
а) при введенні інформації;
б) при виведенні інформації;
в) при читанні інформації;
г)* при введенні і виведенні інформації.
- Який сигнал готовності формує пристрій введення-виведення?
а)* IRQ;
б) INT;
в) READY;
г) INTA.
- Скільки сигналів готовності здатний прийняти ПКП?
а) 2;
б) 4;
в)* 8;
г) 16.
- Інформацію про область пам’яті, що використовується при обміні у вигляді початкової адреси і довжини масиву, завантажують у:
а) контролер ПВВ;
б)* контролер ПДП;
в) ПЗП;
г) ОЗП.
- Якщо розрядність даних, якими оперує МП, менша від розрядності даних, якими оперує ПВВ, то для узгодження розрядності:
а) додають недостаючі розряди;
б) зменшують кількість портів введення-виведення;
в) розрядність даних ПВВ зменшують;
г)* збільшують кількість портів введення-виведення.
- Які адресні розряди дозволяють обирати один з портів або регістр клерувального слова RCW?
а)* А0, А1;
б) А2, А3;
в) А4, А5;
г) D0-D7.
- Яке призначення виводу GND?
а) вивід напруги живлення;
б)* спільний вивід 0 В;
в) скидання регістрів і встановлення всіх портів в режим введення;
г) вхід для адресування внутрішніх регістрів ППІ.
- Який сигнал запиту переривання формує ППІ?
а) INT;
б) INTA;
в)* INTR;
г) INTE.
-
– це:
а) вхідний сигнал, що формується за фронтом і повідомляє ПВВ про готовність до введення;
б) вихідний сигнал, що формується за фронтом і повідомляє ПВВ про готовність до виведення;
в) вхідний сигнал, що формується за фронтом і повідомляє ПВВ про готовність до введення;
г)* вихідний сигнал, що формується за фронтом і повідомляє ПВВ про готовність до виведення.
- Вихідний сигнал, що підтверджує приймання інформації з ВІС інтерфейсу:
а)* ;
б) ;
в) ;
г) .
- Скільки розрядів має двонапрямлений буфер даних BD, що з’єднує лінії даних ВІС із системною шиною даних?
а) 4;
б)* 8;
в) 16;
г) 32.
- Яку назву має блок, що забезпечує керування зовнішнім і внутрішнім передаванням даних і клерувальних слів?
а)* RWCU;
б) PSW;
в) CUA;
г) SCON.
- Блок інтерфейсу індикації містить ОЗП індикації RAM 1 інформаційною ємністю:
а) 8х8;
б) 8х16;
в)* 16х8;
г) 16х16.
- ОЗП складається з двох незалежних частин по:
а) 8 2-розрядних слів;
б) 16 2-розрядних слів;
в) 8 4-розрядних слів;
г)* 16 4-розрядних слів.
- До блоку інтерфейсу клавіатури входить:
а)* ОЗП клавіатури RAM 2, буфер повернення BR, схема усунення брязкоту контактів CU, схема аналізу стану ОЗП State RAM;
б) ОЗП клавіатури RAM 2, буфер повернення BR, схема аналізу стану ОЗП State RAM, лічильник сканування СТ;
в) ОЗП клавіатури RAM 2, буфер повернення BR, схема усунення брязкоту контактів CU, вихідний регістр Out RG;
г) ОЗП клавіатури RAM 2, буфер повернення BR, схема усунення брязкоту контактів CU, схема аналізу стану ОЗП State RAM, адресний регістр Address RG;
- Яке призначення виводу CLK в ВІС КР580ВВ79?
а) гасіння дисплея при переключеннях цифр або при виданні керувального слова;
б)* вхід синхросигналів, частота яких не повинна перевищувати 3,2 МГц;
в) вхід вибірки мікросхеми;
г) виходи регістрів даних дисплею.
- Збереження введеної інформації здійснюється в ОЗП RAM2, який являє собою стек ємністю:
а) 4х4 біт;
б) 4х8 біт;
в)* 8х8 біт;
г) 8х16 біт.
- Для забезпечення режиму введення даних із датчиків за стробом готовності передбачено лінію:
а) SHIFT;
б) CLK;
в) IRQ;
г)* CNTL/STB.
- При якій внутрішній частоті блок керування ВІС КР580ВВ79 сканує дисплей на 8 символів за 5,1 мс?
а)* 100 кГц;
б) 800 кГц;
в) 1 МГц;
г) 1,5 МГц.
- Скільки символів містить дисплей, якщо блок керування ВІС КР580ВВ79 сканує його за 10,23 мс з внутрішньою частотою 100 кГц?
а) 4;
б) 8;
в)* 16;
г) 32.
- В якому коді можуть працювати лічильники?
а) шістнадцятковому;
б)* двійково-десятковому;
в) десятковому;
г) двійковому.
- Яка максимальна частота лічильника для КР580ВИ54?
а) 2 МГц;
б) 3 МГц;
в) 4 МГц;
г)* 5 МГц.
- Кожен з чотирьох каналів ПДП забезпечує передачу блоку даних ємністю:
а) до 8 кбайт;
б)* до 16 кбайт;
в) до 24 кбайт;
г) до 32 кбайт.
- Схема таймера містить:
а)* блок керування читанням/записом RWCU з регістром керувального слова RCW, тристабільний буфер даних BD, три канали на базі 16- розрядних від’ємних лічильників СТ0 – СТ2;
б) блок керування читанням/записом RWCU з регістром керувального слова RCW, тристабільний буфер даних BD, два канали на базі 16- розрядних від’ємних лічильників СТ0 – СТ1;
в) блок керування читанням/записом RWCU з регістром керувального слова RCW, тристабільний буфер даних BD, один канал на базі 16- розрядного від’ємного лічильника СТ0;
г) блок керування читанням/записом RWCU з регістром керувального слова RGR, тристабільний буфер даних BD, три канали на базі 8- розрядних від’ємних лічильників СТ0 – СТ2.
- Яке призначення виводів CLK2 – CLK0 ВІС таймера КР580ВИ54?
а) входи дозволу лічби, дія яких залежить від режиму роботи каналу;
б) виходи лічильника/таймера;
в)* вхід тактових сигналів для керування лічильником/таймером;
г) вибір кристала.
- На який блок подаються сигнали керування ВІС КР580ВИ54
,
,
і разом з адресними розрядами А0, А1 задають вид виконуваної операції?
а) RD;
б)* RWCU;
в) RGR;
г) BD.
- На що вказує значення STAT=0 керувального слова ВІС К1810ВИ54?
а) на те, що буде запам’ятовано вміст лічильників, зазначених в розряді D7 – D0;
б) на те, що буде запам’ятовано вміст лічильників, зазначених в розряді D3 – D1;
в) на те, що буде прочитане слово стану каналу, зазначеного в розряді D7 – D0;
г)* на те, що буде прочитане слово стану каналу, зазначеного в розряді D3 – D1.
- Який режим відраховується від заднього фронту першого імпульсу CLK після запису молодшого байта коду перестановки константи?
а)* програмовна затримка;
б) програмовний мультивібратор;
в) програмовний генератор тактових імпульсів;
г) програмнокерований строб.
- При значенні сигналу GATE=1 на виході OUT формується імпульс L-рівня тривалістю N періодів тактових імпульсів:
а) DRQ;
б)* CLK;
в) HLDA;
г) .
- До чого призводить завантаження лічильника новим значенням N у процесі лічби в режимі програмовного генератора тактових імпульсів?
а) режим поточної лічби не змінюється;
б) до зупинки лічби;
в)* до зміни розміру періоду;
г) до початку нового циклу лічби.
- Сигнал GATE можна також використовувати для:
а) для внутрішньої синхронізації мультивібратора;
б) для зовнішньої синхронізації ПГТІ;
в) для внутрішньої синхронізації ПТ;
г)* для зовнішньої синхронізації ПТ.
- У програмнокерованому стробі на виході лічильника формується строб L-рівня тривалістю:
а)* ТCLK;
б) TGATE;
в) TOUT;
г) THLDA.
- Контролер прямого доступу до пам’яті КР580ВТ57 призначений для:
а) швидкого обміну даними із зовнішніми пристроями;
б) швидкого обміну даними з пам’яттю;
в)* організації швидкого обміну даними між пам’яттю і зовнішніми пристроями;
г) організації швидкого обміну даними між пам’яттю і МП.
- Яке призначення виводу CLK КПДП КР580ВТ57?
а) вихід тактових імпульсів;
б)* вхід тактових імпульсів;
в) вибірка ВІС;
г) вхід/вихід даних для обміну з МП.
- Яке призначення виводу HOLD КПДП КР580ВТ57?
а)* вихідний сигнал запиту захоплення;
б) вхідний сигнал підтвердження захоплення;
в) вхід тактових імпульсів;
г) кінець лічби.
- Яке призначення виводу
КПДП КР580ВТ57?
а) вхідний сигнал підтвердження захоплення;
б) вхідний сигнал читання з пам’яті;
в)* вихідний сигнал читання з пам’яті;
г) вихідний сигнал запису в пам’ять.
- Яке призначення виводу MARK КПДП КР580ВТ57?
а) вхід тактових імпульсів;
б) підтвердження запиту прямого доступу до пам’яті;
в) маркер; Н-рівень вказує, що до кінця передачі блоку необхідно виконати кількість циклів обміну, яка кратна 64;
г)* маркер; Н-рівень вказує, що до кінця передачі блоку необхідно виконати кількість циклів обміну, яка кратна 128;
- По яким лініям КПДП видається молодший байт адреси пам’яті?
а) D7 – D0;
б)* А3 – А0 та А7 – А4;
в) А7 – А0;
г) D3 – D0 та D7 – D4.
- По якій шині КПДП передається старший байт адреси?
а)* D7 – D0;
б) D3 – D0 та D7 – D4;
в) А7 – А0;
г) А3 – А0 та А7 – А4.
- По якому сигналу буферний регістр К589ИР12 фіксує значення старшого байта? (при AEN=0)
а) HRQ;
б) HLDA;
в)* ADSTB;
г) .
- Стан КПДП можна контролювати читанням умісту:
а) RGA, CT і ;
б) RGA і TС;
в) RGA, і 8-розрядного регістра стану за допомогою команди IN;
г)* RGA, CT і 8-розрядного регістра стану за допомогою команди IN;
- Програмовний послідовний інтерфейс КР580ВВ51 (і8251) являє собою:
а) універсальний синхронний приймач-передавач;
б) універсальний асинхронний приймач-передавач;
в) універсальний синхронно-асинхронний приймач;
г)* універсальний синхронно-асинхронний приймач-передавач;
- Яке призначення УСАПП?
а) організація обміну між МП і ЗП в паралельному форматі;
б)* організація обміну між МП і ЗП в послідовному форматі;
в) організація обміну між МП і ОЗП в послідовному форматі;
г) організація обміну між МП, ОЗП і ПЗП в послідовному форматі.
- Обмін УСАПП може бути:
а)* напівдуплексним і дуплексним;
б) напівдуплексним;
в) дуплексним;
г) двонапрямленим.
- Яке призначення виводу CLK УСАПП?
а) установлення 0;
б)* синхронізація;
в) вибірка кристала;
г) синхронізація передавача.
- Яке призначення виводу
УСАПП?
а) запит приймача термінала;
б) готовність приймача термінала;
в) запит передавача термінала;
г)* готовність передавача термінала.
- Яке призначення виводу
УСАПП?
а) запит приймача термінала;
б) готовність приймача термінала;
в)* запит передавача термінала;
г) готовність передавача термінала.
- Яке призначення виводу
УСАПП?
а) запит приймача термінала;
б)* готовність приймача термінала;
в) запит передавача термінала;
г) готовність передавача термінала.
- Яке призначення виводу
УСАПП?
а)* запит приймача термінала;
б) готовність приймача термінала;
в) запит передавача термінала;
г) готовність передавача термінала.
- Яке призначення виводу RxRDY УСАПП?
а) синхронізація передавача;
б)* готовність приймача;
в) вхід приймача;
г) напруга живлення +5 В.
- Яке призначення виводу ТxRDY УСАПП?
а) спільний вивід;
б) вхід передавача;
в) канал даних;
г)* готовність передавача.
- Керувальне слово ініціалізації задає:
а)* синхронний або асинхронний режим роботи, формат даних, швидкість приймання або передавання, контроль правильності даних;
б) синхронний режим роботи, формат даних, швидкість приймання, контроль правильності даних;
в) асинхронний режим роботи, формат даних, швидкість приймання або передавання, контроль правильності даних;
г) синхронний або асинхронний режим роботи, швидкість приймання або передавання.
- Що містять дані, які передаються в асинхронному режимі роботи УСАПП?
а) біти даних і біт контролю;
б) нульовий старт-біт, біт контролю та стоп-біт;
в) нульовий старт-біт, біти даних та стоп-біт;
г)* нульовий старт-біт, біти даних, біт контролю і стоп-біти.
- Контроль стану УСАПП у процесі обміну даними МП здійснюється за допомогою:
а) команди запису слова стану;
б)* команди читання слова стану;
в) МП;
г) ППІ.
- Під час асинхронного обміну УСАПП операційне керувальне слово:
а)* завантажується після керувального слова ініціалізації;
б) завантажується перед керувальним словом ініціалізації;
в) завантажується після одного або двох символів асинхронізації;
г) завантажується перед одним або двома символами асинхронізації;
- Під час синхронного обміну УСАПП операційне керувальне слово:
а) завантажується після керувального слова ініціалізації;
б) завантажується перед керувальним словом ініціалізації;
в)* завантажується після одного або двох символів синхронізації;
г) завантажується перед одним або двома символами синхронізації;
- Запис керувальних слів та символів синхронізації здійснюється через:
а) шину даних DB при поданні на вхід А1 Н-рівня, а на вхід – L-рівня.